簡易檢索 / 檢索結果

  • 檢索結果:共6筆資料 檢索策略: "電機工程系".dept (精準) and ckeyword.raw="內建自我修復"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    使用細內建自我修復技術以提升快閃記憶體的良率及可靠度
    • /108/ 碩士
    • 研究生: 曾式群 指導教授: 呂學坤
    • 快閃記憶體為具有低功耗、可擴充性、高效能等優點的非揮發性記憶體,使其成為消費性電子產品中常見的儲存元件,像是固態硬碟、手機和筆記型電腦等產品。快閃記憶體的儲存方式是將電子儲存至浮閘中,隨著製程的進步…
    • 點閱:172下載:0
    • 全文公開日期 2025/08/17 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    整合高可靠度與低功率消耗之動態隨機存取記憶體設計技術
    • /106/ 碩士
    • 研究生: 賴麒仁 指導教授: 呂學坤
    • 動態隨機存取記憶體 (Dynamic Random Access Memory, DRAM) 由於其高密度、使用壽命長與低成本等優點經常被廣泛使用於現代電子產品上,而隨著製程的進步,記憶體的良率(Y…
    • 點閱:221下載:0
    • 全文公開日期 2023/07/30 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    3

    結合硬體修復與錯誤修正碼提升嵌入式記憶體良率與可靠度技術
    • /103/ 碩士
    • 研究生: 蔡政儒 指導教授: 呂學坤
    • 錯誤修正碼與內建自我修復 (BISR) 技術被廣泛的用來改善記憶體良率與可靠度。而這兩個技術主要處理的錯誤與瑕疵分別為永久瑕疵 (硬錯誤) 與軟錯誤。在過去有許多研究探討如何使用錯誤修正碼與 BIS…
    • 點閱:766下載:18

    4

    使用部分時間冗餘技術提升嵌入式記憶體之可靠度和良率
    • /105/ 碩士
    • 研究生: 鄭筠騰 指導教授: 呂學坤
    • 近年來,錯誤修正碼 (ECC) 技術與內建自我修復 (BISR) 技術皆被廣泛地使用來提升記憶體的良率與可靠度。錯誤修正碼技術以及內建自我修復技術主要分別用來處理軟錯誤與硬錯誤。而在過去有許…
    • 點閱:271下載:8

    5

    三維堆疊記憶體之自我修復技術
    • /100/ 碩士
    • 研究生: 黃羿綺 指導教授: 呂學坤
    • 隨著製程技術發展,單一晶片上電晶體數目越來越多,導致積體電路發展速度逐漸緩慢,利用矽穿孔技術的三維積體電路提供了有效的方式可以解決此問題,可以縮短訊號傳輸的距離、使晶片密度降低及提高晶片整體效能。由…
    • 點閱:195下載:2

    6

    使用整合性漸進式內建自我修復技術以提升快閃記憶體的良率與可靠度
    • /110/ 碩士
    • 研究生: 董昕 指導教授: 呂學坤
    • 快閃記憶體具有可擴充、低功耗、高效能等優點,使其廣泛地存在於消費性電子產品中;隨著製程演進,不斷增加的資料密度使儲存資料的雜訊容忍範圍縮小,導致快閃記憶體的良率與可靠度下降。因此,我們需要探討更加高…
    • 點閱:299下載:0
    • 全文公開日期 2025/07/19 (校內網路)
    • 全文公開日期 2025/07/19 (校外網路)
    • 全文公開日期 2025/07/19 (國家圖書館:臺灣博碩士論文系統)
    1